IT之家6月20日消息,IT之家援引日经亚洲报道,台积电在研究一种新的先进芯片封装方法,使用矩形基板,而不是传统圆形晶圆,从而在每个晶圆上放置更多的芯片。
消息人士透露,矩形基板目前正在试验中,尺寸为510mm乘515mm,可用面积是圆形晶圆的三倍多,采用矩形意味着边缘剩余的未使用面积会更少。
报道称,这项研究仍然处于早期阶段,在新形状基板上的尖端芯片封装中涂覆光刻胶是瓶颈之一,需要像台积电这样拥有深厚财力的芯片制造商来推动设备制造商改变设备设计。
在芯片制造中,芯片封装技术曾被认为技术含量较低,但它在保持半导体进步速度方面变得越来越重要,对于像英伟达H200或B200这样的AI计算芯片,仅仅使用最先进的芯片生产技术是不够的。
以B200芯片组为例,台积电首创的先进芯片封装技术CoWoS可以将两个Blackwell图形处理单元结合在一起,并与八个高带宽内存(HBM)连接,从而实现快速数据吞吐量和加速计算性能。
台积电为英伟达、AMD、亚马逊和谷歌生产AI芯片的先进芯片堆叠和组装技术使用的是12英寸硅晶圆,这是目前最大的晶圆。随着芯片尺寸的增加,12英寸晶圆逐渐变得不够用。
消息人士表示,在一片12英寸晶圆上只能制造16套B200,这还是在生产良率为100%的情况下。根据摩根士丹利的估计,较早的H200和H100芯片可以在一片晶圆上封装大约29套。
本文源自:IT之家
转载此文是出于传递更多信息目的。若来源标注错误或侵犯了您的合法权益,请与本站联系,我们将及时更正、删除、谢谢。
https://www.414w.com/read/774489.html